SwePub
Tyck till om SwePub Sök här!
Sök i LIBRIS databas

  Utökad sökning

db:Swepub
 

Sökning: db:Swepub > Jantsch Axel > (2005-2009) > Physical mapping an...

Physical mapping and performance study of a multi-clock 3-Dimensional Network-on-Chip mesh

Grange, Matt (författare)
Weldezion, Awet Yemane (författare)
KTH,Elektronik- och datorsystem, ECS
Pamunuwa, Dinesh (författare)
visa fler...
Weerasekera, Roshan (författare)
Lu, Zhonghai (författare)
KTH,Elektronik- och datorsystem, ECS
Jantsch, Axel (författare)
KTH,Elektronik- och datorsystem, ECS
Shippen, D. (författare)
visa färre...
 (creator_code:org_t)
San Francisco : IEEE conference proceedings, 2009
2009
Engelska.
Ingår i: 2009 IEEE INTERNATIONAL CONFERENCE ON 3D SYSTEMS INTEGRATION. - San Francisco : IEEE conference proceedings. - 9781424445110 ; , s. 345-351
  • Konferensbidrag (refereegranskat)
Abstract Ämnesord
Stäng  
  • The physical performance of a 3-Dimensional Network-on-Chip (NoC) mesh architecture employing through silicon vias (TSV) for vertical connectivity is investigated with a cycle-accurate RTL simulator. The physical latency and area impact of TSVs, switches, and the on-chip interconnect is evaluated to extract the maximum signaling speeds through the switches, horizontal and vertical network links. The relatively low parasitics of TSVs compared to the on-chip 2-D interconnect allow for higher signaling speeds between chip layers. The system-level impact on overall network performance as a result of clocking vertical packets at a higher rate through the TSV interconnect is simulated and reported.

Ämnesord

TEKNIK OCH TEKNOLOGIER  -- Elektroteknik och elektronik -- Inbäddad systemteknik (hsv//swe)
ENGINEERING AND TECHNOLOGY  -- Electrical Engineering, Electronic Engineering, Information Engineering -- Embedded Systems (hsv//eng)

Nyckelord

cycle-accurate RTL simulator;horizontal network link;multiclock 3-dimensional network-on-chip mesh architecture;on-chip interconnect;physical mapping;switches;system-level impact;through silicon vias;vertical network link;integrated circuit interconnections;network analysis;network-on-chip

Publikations- och innehållstyp

ref (ämneskategori)
kon (ämneskategori)

Hitta via bibliotek

Till lärosätets databas

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy